Scheda insegnamento (lingua italiana)

Stampato il 07.05.2024 ore 12:54

Insegnamento

Metodologia della sintesi logica
Methodology of Logic Synthesis

Corso di Laurea

Corso di Laurea in Ingegneria Elettronica
First Level Degree in Electrical Engineering

Anno

1

Periodo didattico

2

Crediti

6

Docente:   Mirko Loghi Anno accademico:   2009/2010

Obiettivi formativi specifici: Propedeuticità obbligatorie: Competenze acquisite (max. 500 caratteri per riga):
Lezioni ed esercitazioni Ore
Argomenti Contenuti specifici  
Introduzione al progetto digitale moderno    4
Algebra di Boole    6
Minimizzazione a due e a pił livelli    6
Reti combinatorie complesse    2
Logica programmabile e memorie    2
Circuiti aritmetici    4
Il ritardo nei circuiti combinatori    2
Reti sequenziali    6
Reti sequenziali complesse    2
Il ritardo nei circuiti sequenziali    2
Macchine a stati finiti    4
Progetto di sistemi sequenziali    4
 Totale ore lezioni ed esercitazioni 44 
 di cui di esercitazione  
Ulteriori attività di didattica assistita
Ore
  Laboratorio  6
  Seminari e/o testimonianze  
  Corsi integrativi  
  Visite guidate  
   
 Totale ore dedicate ad altre attività di didattica assistita 6 
 Totale ore complessive
50 

Modalitą d'esame: Prova scritta

Testi consigliati:


- Documento generato con SOFIA -